我用的FPGA的時(shí)鐘源和ODDR2的IP核可以用在cpld中嗎2,從oddr輸出的同步時(shí)鐘和數(shù)據(jù)需要約束嗎3,熔接機(jī)接的時(shí)候看看是好的用ODDr測(cè)出來(lái)衰耗大什么原因4,誰(shuí)用過(guò)xilinx的ODDR25,ODDR是什么設(shè)備6,如何正確使用fpga的時(shí)鐘資源1,我用的FPGA的時(shí)鐘源和ODDR2的IP核可以用在cpld中嗎時(shí)鐘從專(zhuān)用引腳進(jìn)FPGA,有專(zhuān)門(mén)的走線直接進(jìn)GCLK驅(qū)動(dòng),如果不走專(zhuān)用引腳進(jìn),也可以進(jìn),但是要經(jīng)過(guò)其他走線資源,增加延時(shí)。一般建議走專(zhuān)用引腳,這樣延時(shí)小,而且延時(shí)固定,這個(gè)在高速系統(tǒng)里很...
更新時(shí)間:2023-08-18標(biāo)簽: oddr我用的FPGA的時(shí)鐘源和ODDR2的IP核可以用在cpld中嗎 全文閱讀