1。邏輯函數的區(qū)別:JK 觸發(fā)器有時鐘脈沖時,當J和K都為0時,狀態(tài)不變;當j為0,k為1時,二級狀態(tài)為0;當j為1,k為0時,二級狀態(tài)為1;當J1K1時,二次狀態(tài)與當前狀態(tài)相反。D 觸發(fā)器(由與非門組成),其邏輯功能是當D1,Q0;當D0時,Q1;二、觸發(fā)方式的區(qū)別:JK 觸發(fā)器是在時鐘沿觸發(fā)的,一般是在上升沿RS。D 觸發(fā)器有三種觸發(fā)模式:高電平觸發(fā)和低電平觸發(fā),還有時鐘沿觸發(fā)。
其結構包括同步、主從和阻塞維護三個電路。觸發(fā)器可分為RS 觸發(fā)器、JK 觸發(fā)器、D 觸發(fā)器、T-0。根據電路的觸發(fā)方式可分為主從式觸發(fā)器和edge 觸發(fā)器。目前國內生產的TTL集成觸發(fā)器主要有edge D 觸發(fā)器、edge JK 觸發(fā)器、主從JK 觸發(fā)器。這些觸發(fā)器可以用其他函數轉換成觸發(fā)器比如觸發(fā)器 from edge變換還是邊緣觸發(fā)的。
6、JK 觸發(fā)器和D 觸發(fā)器在現正常邏輯功能時sd\rd應處于什么狀態(tài)At 1,這兩個端子為低電平有效。RD設為0,SD設為1。正常工作時,它們應該都是1、RD0、輸出Q0、SD0和輸出Q1。這兩個端子可用于芯片連接。當符號上有非符號時,信號為低電平有效信號,沒有非信號時,信號為高電平有效信號。使用時,觸發(fā)設置端子始終處于禁用狀態(tài),因此可以正常使用。其他信號可以加到這兩個端子來控制觸發(fā)器。
JK 觸發(fā)器具有set0、set1、hold和flip功能。在各種集成觸發(fā)器中,JK 觸發(fā)器的功能最為完善。在實際應用中,通用性強,可以靈活轉換其他類型的觸發(fā)器,JK 觸發(fā)器可以形成D/。如果復位到0:當J1,k0,QN 11;當J0,k1,QN 10;當Jk0,QN 1QN;;當Jk1,QN 1QN;;
7、T 觸發(fā)器和D 觸發(fā)器的區(qū)別?T 觸發(fā)器表示只要輸入端T為高,一個啟動脈沖的輸出就會反相(變成原非);如果t低,則不會改變。將q的非端接d,當q不為1,q為0時,一個脈沖q會變成1,q不會變成0;再來一次脈沖,然后反過來。觸發(fā)器您可以查詢其他表并包含復雜的SQL語句。它們主要用于強制遵守復雜的業(yè)務規(guī)則或需求。例如,您可以根據客戶的當前帳戶狀態(tài)控制是否允許插入新訂單。
8、d 觸發(fā)器原理D 觸發(fā)器的工作原理1、SD、RD接基本RS 觸發(fā)器的輸入端,分別為預置和復位端,低電平有效。當SD1和RD0 (SD不為0,RD不為1,即分別在兩個控制端口從外部輸入的電平值,因為低電平有效)時,無論輸入端D的狀態(tài)如何,Q0和Q都不為1,即觸發(fā)器設置為0;當SD0和RD1(SD不為1,RD不為0),Q1和Q不為0,觸發(fā)器設為1,
我們假設它們都被加到了高電平,不會影響電路的工作。工作過程如下:2 .在CP0處,與非門G3和G4被阻塞,并且它們的輸出Q3Q41的狀態(tài)保持不變。同時,由于來自Q3至Q5和Q4至Q6的反饋信號打開這兩個門,所以可以接收輸入信號D、Q5D和Q6Q5。2.當CP從0變?yōu)? 觸發(fā)器翻轉時。此時,G3和G4導通,它們的輸入Q3和Q4的狀態(tài)由G5和G6的輸出狀態(tài)決定。
9、同步d 觸發(fā)器與邊沿d 觸發(fā)器有何不同1,不同的觸發(fā)條件:同步D 觸發(fā)器邏輯函數表示輸入數據D只要發(fā)送一個CP到同步觸發(fā)器中就可以存儲。邊沿D 觸發(fā)器在CP的正跳變沿之前接收輸入信號,在正跳變沿時觸發(fā)翻轉,在正跳變沿之后輸入被阻斷。這三步都是在正跳變沿之后完成的,所以稱為邊沿觸發(fā)器。2.功能不同:同步D 觸發(fā)器: CP后,觸發(fā)器會存儲數據,直到下一個CP到來,所以可以鎖存數據。
當CP從0變?yōu)? 觸發(fā)器時,邊緣D 觸發(fā)器翻轉。根據基本RS 觸發(fā)器的邏輯功能,QD,與主從觸發(fā)器相比,這個觸發(fā)器比進程的邊緣觸發(fā)器具有更強的抗干擾能力和更高的工作速度。下圖是edge D 觸發(fā)器:擴展數據:觸發(fā)器有兩種穩(wěn)定狀態(tài):“0”和“1”,在不同的輸入條件下,可以設置為0狀態(tài)或1狀態(tài),當輸入信號消失時,設置的狀態(tài)可以保持不變。所以觸發(fā)器可以記住一位二進制信號。