調(diào)制解調(diào)器的傳輸協(xié)議包括調(diào)制協(xié)議、差錯(cuò)控制協(xié)議、數(shù)據(jù)壓縮協(xié)議和文件傳輸協(xié)議。其中MNP(MicrocomNetworkProtocols)是Microcom公司制定的傳輸協(xié)議,包括MNP1MNP10。
嵌入式開發(fā)環(huán)境分為8位、16位、32位CPU,根據(jù)不同配置也不同,但大部分分為編輯環(huán)境、編譯、連接、調(diào)試。環(huán)境建設(shè)。了解開發(fā)板1。ARM開發(fā)板的硬件配置(以S3C2410為例)CPU、SDRAM、FLASH、LCD(包括鍵盤LED驅(qū)動(dòng)和觸摸屏)、以太網(wǎng)、USB、串口、調(diào)試接口(JTAG)、AD和擴(kuò)展。2、ARM架構(gòu)和編程。
這部分內(nèi)容有相應(yīng)的文檔,中文版有杜春蕾寫的《ARM架構(gòu)與編程》。注:SDRAMSynchronousDRAM動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)是一種可以與CPU外部時(shí)鐘同步的存儲(chǔ)器模式。一般使用168Pin內(nèi)存模塊,工作電壓為3.3V,所謂時(shí)鐘同步就是通過同一個(gè)時(shí)鐘將CPU和RAM鎖定在一起,使RAM和CPU共用一個(gè)時(shí)鐘周期,以相同的速度同步工作,可以取消等待期,減少數(shù)據(jù)傳輸?shù)难舆t,從而提高計(jì)算機(jī)的性能和效率。
2、調(diào)制解調(diào)器將計(jì)算機(jī)接入internet通常采用什么協(xié)議?你說的是56k還是adsl?adsl使用pppoe協(xié)議。調(diào)制解調(diào)器的傳輸協(xié)議包括調(diào)制協(xié)議、差錯(cuò)控制協(xié)議、數(shù)據(jù)壓縮協(xié)議和文件傳輸協(xié)議。前面已經(jīng)介紹了調(diào)制協(xié)議,現(xiàn)在介紹另外三種傳輸協(xié)議。
差錯(cuò)控制協(xié)議的問題是如何保證數(shù)據(jù)在高速傳輸中的準(zhǔn)確性。目前差錯(cuò)控制協(xié)議有兩個(gè)工業(yè)標(biāo)準(zhǔn):MNP4和V4.2其中,MNP(MicrocomNetworkProtocols)是Microcom公司制定的傳輸協(xié)議,包括MNP1MNP10,出于商業(yè)原因,Microcom只發(fā)布了MNP1MNP5,其中MNP4是廣泛使用的差錯(cuò)控制協(xié)議之一。